intel ලාංඡනය25G Ethernet Intel® FPGA IP නිකුත් කිරීමේ සටහන්
පරිශීලක මාර්ගෝපදේශය

25G Ethernet Intel FPGA IP නිකුතු සටහන් (Intel Agilex උපාංග)

Intel® FPGA IP අනුවාද v19.1 දක්වා Intel Quartus® Prime Design Suite මෘදුකාංග අනුවාදවලට ගැලපේ. ඉන්ටෙල් ක්වාටස් ප්‍රයිම් ඩිසයින් සූට් මෘදුකාංග අනුවාදය 19.2 සිට, ඉන්ටෙල් එෆ්පීජීඒ අයිපී නව අනුවාද ක්‍රමයක් ඇත.
එක් එක් Intel Quartus Prime මෘදුකාංග අනුවාදය සමඟ Intel FPGA IP අනුවාදය (XYZ) අංකය වෙනස් විය හැක. වෙනසක්:

  • X IP හි ප්රධාන සංශෝධනයක් දක්වයි. ඔබ Intel Quartus Prime මෘදුකාංගය යාවත්කාලීන කරන්නේ නම්, ඔබ IP නැවත උත්පාදනය කළ යුතුය.
  • Y මඟින් IP නව විශේෂාංග ඇතුළත් වේ. මෙම නව විශේෂාංග ඇතුළත් කිරීමට ඔබේ IP නැවත උත්පාදනය කරන්න.
  • Z පෙන්නුම් කරන්නේ IP හි සුළු වෙනස්කම් ඇතුළත් වේ. මෙම වෙනස්කම් ඇතුළත් කිරීමට ඔබගේ IP නැවත උත්පාදනය කරන්න.

1.1 25G Ethernet Intel FPGA IP v1.0.0
වගුව 1. v1.0.0 2022.09.26

Intel Quartus Prime අනුවාදය විස්තරය බලපෑම
22.3 Intel Agilex™ F-tile උපාංග පවුල සඳහා සහය එක් කරන ලදී.
• 25G වේග අනුපාතය පමණක් සහය දක්වයි.
• 1588 නිරවද්‍යතා කාල ප්‍රොටෝකෝලය සහාය නොදක්වයි.

ඉන්ටෙල් සංස්ථාව. සියලුම හිමිකම් ඇවිරිණි. Intel, Intel ලාංඡනය සහ අනෙකුත් Intel සලකුණු Intel Corporation හෝ එහි අනුබද්ධිත සමාගම්වල වෙළඳ ලකුණු වේ. Intel හි FPGA සහ අර්ධ සන්නායක නිෂ්පාදනවල ක්‍රියාකාරීත්වය Intel හි සම්මත වගකීම් වලට අනුකූලව වත්මන් පිරිවිතරයන්ට අනුකූලව සහතික කරයි, නමුත් දැනුම්දීමකින් තොරව ඕනෑම වේලාවක ඕනෑම භාණ්ඩයක් සහ සේවාවක් වෙනස් කිරීමට අයිතිය රඳවා තබා ගනී. Intel විසින් ලිඛිතව ලිඛිතව එකඟ වී ඇති පරිදි හැර මෙහි විස්තර කර ඇති ඕනෑම තොරතුරක්, නිෂ්පාදනයක් හෝ සේවාවක් යෙදුමෙන් හෝ භාවිතා කිරීමෙන් පැන නගින කිසිදු වගකීමක් හෝ වගකීමක් Intel භාර නොගනී. Intel පාරිභෝගිකයින්ට ඕනෑම ප්‍රකාශිත තොරතුරු මත විශ්වාසය තැබීමට පෙර සහ නිෂ්පාදන හෝ සේවා සඳහා ඇණවුම් කිරීමට පෙර උපාංග පිරිවිතරවල නවතම අනුවාදය ලබා ගැනීමට උපදෙස් දෙනු ලැබේ. *අනෙකුත් නම් සහ වෙළඳ නාම වෙනත් අයගේ දේපළ ලෙස හිමිකම් පෑමට හැකිය.
ISO
9001:2015
ලියාපදිංචි කර ඇත

25G Ethernet Intel FPGA IP නිකුතු සටහන් (Intel Stratix 10 උපාංග)

නිශ්චිත IP අනුවාදයක් සඳහා නිකුත් කිරීමේ සටහනක් නොමැති නම්, IP හි එම අනුවාදයේ කිසිදු වෙනසක් නොමැත. v18.1 දක්වා IP යාවත්කාලීන නිකුත් කිරීම් පිළිබඳ තොරතුරු සඳහා, Intel Quartus Prime Design Suite Update Release Notes වෙත යොමු වන්න.
Intel FPGA IP අනුවාද v19.1 දක්වා Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදවලට ගැලපේ. Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදය 19.2, Intel වලින් ආරම්භ වේ
FPGA IP හි නව අනුවාද ක්‍රමයක් ඇත.
එක් එක් Intel Quartus Prime මෘදුකාංග අනුවාදය සමඟ Intel FPGA IP අනුවාදය (XYZ) අංකය වෙනස් විය හැක. වෙනසක්:

  • X IP හි ප්රධාන සංශෝධනයක් දක්වයි. ඔබ Intel Quartus Prime මෘදුකාංගය යාවත්කාලීන කරන්නේ නම්, ඔබ IP නැවත උත්පාදනය කළ යුතුය.
  • Y මඟින් IP නව විශේෂාංග ඇතුළත් වේ. මෙම නව විශේෂාංග ඇතුළත් කිරීමට ඔබේ IP නැවත උත්පාදනය කරන්න.
  • Z පෙන්නුම් කරන්නේ IP හි සුළු වෙනස්කම් ඇතුළත් වේ. මෙම වෙනස්කම් ඇතුළත් කිරීමට ඔබගේ IP නැවත උත්පාදනය කරන්න.

අදාළ තොරතුරු

  • Intel Quartus Prime Design Suite යාවත්කාලීන නිකුත් කිරීමේ සටහන්
  • 25G Ethernet Intel Stratix®10 FPGA IP පරිශීලක මාර්ගෝපදේශ සංරක්ෂිත
  • 25G Ethernet Intel Stratix® 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශ ලේඛනාගාරය
  • දැනුම පදනමේ 25G Ethernet Intel FPGA IP සඳහා දෝෂ

2.1 25G Ethernet Intel FPGA IP v19.4.1
වගුව 2. v19.4.1 2020.12.14

Intel Quartus Prime අනුවාදය විස්තරය බලපෑම
20.4 VLAN රාමු වල දිග පරීක්ෂා කිරීමේ යාවත්කාලීනය:
• 25G Ethernet Intel FPGA IP හි පෙර අනුවාද වල, පහත කොන්දේසි සපුරා ඇති විට විශාල රාමු දෝෂයක් ප්‍රකාශ කරනු ලැබේ:
1. VLAN
ඒ. VLAN අනාවරණය සබල කර ඇත.
බී. IP උපරිම TX/RX රාමු දිග සහ අෂ්ටක 1 සිට 4 දක්වා දිග රාමු සම්ප්‍රේෂණය කරයි/ලැබේ.
2. SVLAN
ඒ. SVLAN හඳුනාගැනීම සබල කර ඇත.
බී. IP උපරිම TX/RX රාමු දිග සහ අෂ්ටක 1 සිට 8 දක්වා දිග රාමු සම්ප්‍රේෂණය කරයි/ලැබේ.
• මෙම අනුවාදයේ, මෙම හැසිරීම නිවැරදි කිරීමට IP යාවත්කාලීන වේ.
Avalon® මතක සිතියම්ගත අතුරුමුහුණත තත්ත්වය_* අතුරුමුහුණත වෙත ප්‍රවේශය යාවත්කාලීන කරන ලද්දේ Avalon මතක සිතියම්ගත කළ කාලය නොපවතින ලිපිනවලට කියවීමේදී වළක්වා ගැනීමට ය:
• 25G Ethernet Intel FPGA IP හි පෙර අනුවාද වල, Avalon මතක සිතියම්ගත අතුරුමුහුණත, status_* අතුරුමුහුණතෙහි නොපවතින ලිපිනවලට කියවන විට, Avalon memorymapped master ගේ ඉල්ලීම අවසන් වන තුරු status_waitrequest තහවුරු කරයි. නොපවතින ලිපිනයකට ප්‍රවේශ වූ විට පොරොත්තු ඉල්ලීම නොපැවැත්වීමට ගැටලුව දැන් විසඳා ඇත.
RS-FEC සබල කළ ප්‍රභේද දැන් 100% ප්‍රතිදානය සඳහා සහය දක්වයි.

2.2 25G Ethernet Intel FPGA IP v19.4.0
වගුව 3. v19.4.0 2019.12.16

Intel Quartus Prime අනුවාදය විස්තරය බලපෑම
19.4 rx_am_lock හැසිරීම වෙනස් කිරීම:
• 25G Ethernet Intel FPGA IP හි පෙර අනුවාද වල, rx_am_lock සංඥාව සියලුම ප්‍රභේද හරහා rx_block_lock ලෙස හැසිරේ.
• මෙම අනුවාදයේ, RP හි RSFEC සක්‍රීය කළ ප්‍රභේද සඳහා, rx_am_lock දැන් පෙළගැස්වීමේ අගුල සාක්ෂාත් කර ගත් විට ප්‍රකාශ කරයි. RSFEC සක්‍රීය නොවන ප්‍රභේද සඳහා, rx_am_lock තවමත් rx_block_lock ලෙස හැසිරේ.
අතුරු මුහුණත සංඥාව, rx_am_lock, RSFEC-සක්‍රීය ප්‍රභේද සඳහා පෙර අනුවාදවලට වඩා වෙනස් ලෙස හැසිරේ.
RX MAC පැකට්ටුවේ ආරම්භය යාවත්කාලීන කරන ලදී:
• පෙර අනුවාදවලදී, RX MAC පැකට්ටුවක ආරම්භය තීරණය කිරීම සඳහා START අක්ෂරයක් සඳහා පමණක් පරීක්ෂා කරයි.
• මෙම අනුවාදයේ, RX MAC දැන් පෙරනිමියෙන් START අක්ෂරයට අමතරව Start of Frame Delimiter (SFD) සඳහා එන පැකට් සඳහා පරීක්ෂා කරයි.
• පෙරවදන සමත්-හරහා ප්‍රකාරය සක්‍රීය කර ඇත්නම්, අභිරුචි පූර්විකාව සඳහා ඉඩ ලබා දීම සඳහා MAC විසින් START අක්ෂරය සඳහා පමණක් පරීක්ෂා කරයි.
පෙරවදන පරීක්ෂා කිරීම සබල කිරීමට නව ලේඛනයක් එක් කරන ලදී:
• RX MAC රෙජිස්ටර් වල, පෙරවදන පරීක්ෂා කිරීම සක්‍රීය කිරීම සඳහා ඕෆ්සෙට් 0x50A [4] හි ඇති ලේඛනය 1 ට ලිවිය හැක. පෙරවදන සමත්වීම සක්‍රීය කර ඇති විට මෙම ලේඛනය “බලා නොගන්න” වේ.

2.3 25G Ethernet Intel FPGA IP v19.3.0
වගුව 4. v19.3.0 2019.09.30

Intel Quartus Prime අනුවාදය විස්තරය බලපෑම
19.3 MAC+PCS+PMA ප්‍රභේදයක් සඳහා, සම්ප්‍රේෂක දවටන මොඩියුල නාමය දැන් ගතිකව ජනනය වේ. පද්ධතියක බහුවිධ අවස්ථා IP භාවිතා කරන්නේ නම් මෙය අනවශ්‍ය මොඩියුල ගැටීම වළක්වයි.

2.4 25G Ethernet Intel FPGA IP v19.2.0
වගුව 5. v19.2.0 2019.07.01

Intel Quartus Prime අනුවාදය විස්තරය බලපෑම
19.2 නිර්මාණ Example 25G Ethernet Intel FPGA IP සඳහා:
• Intel Stratix 10 L-Tile GX Transceiver Signal Integrity Development Kit වෙතින් Intel Stratix® 10 උපාංග සඳහා ඉලක්ක සංවර්ධන කට්ටල විකල්පය Intel Stratix 10 10 GX Signal Integrity L-Tile (නිෂ්පාදනය) වෙත යාවත්කාලීන කරන ලදී.
සංවර්ධන කට්ටලය.

2.5 25G Ethernet Intel FPGA IP v19.1
වගුව 6. v19.1 අප්රේල් 2019

විස්තරය බලපෑම
RX PMA අනුවර්තනය සඳහා නව විශේෂාංගයක් එක් කරන ලදී-අනුවර්තන මාදිලිය:
• නව පරාමිතියක් එක් කරන ලදී—RX PMA CTLE/DFE මාදිලිය සඳහා ස්වයංක්‍රීය අනුවර්තනය සක්‍රීය කරන්න.
මෙම වෙනස්කම් විකල්ප වේ. ඔබ ඔබේ IP හරය උත්ශ්‍රේණි නොකළහොත්, එයට මෙම නව විශේෂාංගය නොමැත.
Intel Quartus Prime Pro සංස්කරණ මෘදුකාංගයේ Intel නැවත සන්නාමකරණයට අනුව Native PHY Debug Master Endpoint (NPDME) සබල කිරීමට Altera Debug Master Endpoint (ADME) පරාමිතිය නැවත නම් කරන ලදී. Intel Quartus Prime Standard Edition මෘදුකාංගය තවමත් Enable Altera Debug Master Endpoint (ADME) භාවිතා කරයි.

2.6 25G Ethernet Intel FPGA IP v18.1
වගුව 7. අනුවාදය 18.1 සැප්තැම්බර් 2018

විස්තරය බලපෑම
නව විශේෂාංගයක් එක් කරන ලදී-Elective PMA:
• නව පරාමිතියක් එක් කරන ලදී—Core Variants.
මෙම වෙනස්කම් විකල්ප වේ. ඔබ ඔබගේ IP හරය උත්ශ්‍රේණිගත නොකරන්නේ නම්, එයට මෙම නව විශේෂාංග නොමැත.
• 1588 Precision Time Protocol Interface—latency_sclk සඳහා නව සංඥාවක් එක් කරන ලදී.
නිර්මාණ Example 25G Ethernet Intel FPGA IP සඳහා:
Intel Stratix 10 උපාංග සඳහා ඉලක්ක සංවර්ධන කට්ටල විකල්පය Stratix 10 GX FPGA සංවර්ධන කට්ටලයේ සිට Stratix 10 L-Tile GX Transceiver Signal Integrity Development Kit ලෙස නැවත නම් කරන ලදී.

අදාළ තොරතුරු

  • 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
  • 25G Ethernet Intel Stratix 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය
  • දැනුම පදනමේ 25G ඊතර්නෙට් IP හරය සඳහා දෝෂ

2.7 25G Ethernet Intel FPGA IP v18.0
වගුව 8. අනුවාදය 18.0 මැයි 2018

විස්තරය බලපෑම
Intel Stratix 10 උපාංග සඳහා මූලික නිකුතුව.

2.8 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශ සංරක්ෂිත
IP අනුවාද v19.1 දක්වා Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදවලට සමාන වේ. Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදය 19.2 හෝ ඊට පසු, IP cores නව IP අනුවාද ක්‍රමයක් ඇත.
IP මූලික අනුවාදයක් ලැයිස්තුගත කර නොමැති නම්, පෙර IP core අනුවාදය සඳහා පරිශීලක මාර්ගෝපදේශය අදාළ වේ.

Intel Quartus Prime අනුවාදය IP Core අනුවාදය පරිශීලක මාර්ගෝපදේශය
20.3 19.4.0 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
20.1 19.4.0 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
19.4 19.4.0 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
19.3 19.3.0 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
19.2 19.2.0 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
19.1 19.1 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
18.1 18.1 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
18.0 18.0 25G Ethernet Intel Stratix 10 FPGA IP පරිශීලක මාර්ගෝපදේශය

2.9 25G Ethernet Intel Stratix 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශ ලේඛනාගාරය
IP අනුවාද v19.1 දක්වා Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදවලට සමාන වේ. Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදය 19.2 හෝ ඊට පසු, IP cores නව IP අනුවාද ක්‍රමයක් ඇත.
IP මූලික අනුවාදයක් ලැයිස්තුගත කර නොමැති නම්, පෙර IP core අනුවාදය සඳහා පරිශීලක මාර්ගෝපදේශය අදාළ වේ.

Intel Quartus Prime අනුවාදය IP Core අනුවාදය පරිශීලක මාර්ගෝපදේශය
19.1 19.1 25G Ethernet Intel Stratix 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය
18.1 18.1 25G Ethernet Intel Stratix 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය
18.0 18.0 25G Ethernet Intel Stratix 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය

25G Ethernet Intel FPGA IP නිකුතු සටහන් (Intel Arria 10 උපාංග)

නිශ්චිත IP අනුවාදයක් සඳහා නිකුත් කිරීමේ සටහනක් නොමැති නම්, IP හි එම අනුවාදයේ කිසිදු වෙනසක් නොමැත. v18.1 දක්වා IP යාවත්කාලීන නිකුත් කිරීම් පිළිබඳ තොරතුරු සඳහා, Intel Quartus Prime Design Suite Update Release Notes වෙත යොමු වන්න.
Intel FPGA IP අනුවාද v19.1 දක්වා Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදවලට ගැලපේ. ඉන්ටෙල් ක්වාටස් ප්‍රයිම් ඩිසයින් සූට් මෘදුකාංග අනුවාදය 19.2 සිට, ඉන්ටෙල් එෆ්පීජීඒ අයිපී නව අනුවාද ක්‍රමයක් ඇත.
එක් එක් Intel Quartus Prime මෘදුකාංග අනුවාදය සමඟ Intel FPGA IP අනුවාදය (XYZ) අංකය වෙනස් විය හැක. වෙනසක්:

  • X IP හි ප්රධාන සංශෝධනයක් දක්වයි. ඔබ Intel Quartus Prime මෘදුකාංගය යාවත්කාලීන කරන්නේ නම්, ඔබ IP නැවත උත්පාදනය කළ යුතුය.
  • Y මඟින් IP නව විශේෂාංග ඇතුළත් වේ. මෙම නව විශේෂාංග ඇතුළත් කිරීමට ඔබේ IP නැවත උත්පාදනය කරන්න.
  • Z පෙන්නුම් කරන්නේ IP හි සුළු වෙනස්කම් ඇතුළත් වේ. මෙම වෙනස්කම් ඇතුළත් කිරීමට ඔබගේ IP නැවත උත්පාදනය කරන්න.

අදාළ තොරතුරු

  • Intel Quartus Prime Design Suite යාවත්කාලීන නිකුත් කිරීමේ සටහන්
  • 25G Ethernet Intel Arria® 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
  • 25G Ethernet Intel Arria® 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය
  • දැනුම පදනමේ 25G Ethernet Intel FPGA IP සඳහා දෝෂ

3.1 25G Ethernet Intel FPGA IP v19.4.1
වගුව 9. v19.4.1 2020.12.14

ඉන්ටෙල් ක්වාටස් අගමැති අනුවාදය විස්තරය බලපෑම
20.4 VLAN රාමු වල දිග පරීක්ෂා කිරීමේ යාවත්කාලීනය:
• 25G Ethernet Intel FPGA IP හි පෙර අනුවාද වල, පහත කොන්දේසි සපුරා ඇති විට විශාල රාමු දෝෂයක් ප්‍රකාශ කරනු ලැබේ:
1. VLAN
ඒ. VLAN අනාවරණය සබල කර ඇත.
බී. IP උපරිම TX/RX රාමු දිග සහ අෂ්ටක 1 සිට 4 දක්වා දිග රාමු සම්ප්‍රේෂණය කරයි/ලැබේ.
2. SVLAN
ඒ. SVLAN හඳුනාගැනීම සබල කර ඇත.
බී. IP උපරිම TX/RX රාමු දිග සහ අෂ්ටක 1 සිට 8 දක්වා දිග රාමු සම්ප්‍රේෂණය කරයි/ලැබේ.
• මෙම අනුවාදයේ, මෙම හැසිරීම නිවැරදි කිරීමට IP යාවත්කාලීන වේ.
Avalon මතක සිතියම්ගත අතුරුමුහුණත ප්‍රවේශය තත්ත්වය_* අතුරුමුහුණත වෙත යාවත්කාලීන කරන ලද්දේ Avalon මතක සිතියම්ගත කළ කාලය නොපවතින ලිපිනවලට කියවීමේදී:
• status_* අතුරුමුහුණත මත නොපවතින ලිපිනයක් ප්‍රවේශ වූ විට, රැඳී සිටීමේ ඉල්ලීම ඉවත් කිරීමට IP යාවත්කාලීන වේ.

3.2 25G Ethernet Intel FPGA IP v19.4.0
වගුව 10. v19.4.0 2019.12.16

Intel Quartus Prime අනුවාදය විස්තරය බලපෑම
19.4 rx_am_lock හැසිරීම වෙනස් කිරීම:
• 25G Ethernet Intel FPGA IP හි පෙර අනුවාද වල, rx_am_lock සංඥාව සියලුම ප්‍රභේද හරහා rx_block_lock ලෙස හැසිරේ.
• මෙම අනුවාදයේ, RP හි RSFEC සක්‍රීය කළ ප්‍රභේද සඳහා, rx_am_lock දැන් පෙළගැස්වීමේ අගුල සාක්ෂාත් කර ගත් විට ප්‍රකාශ කරයි. RSFEC සක්‍රීය නොවන ප්‍රභේද සඳහා, rx_am_lock තවමත් rx_block_lock ලෙස හැසිරේ.
අතුරු මුහුණත සංඥාව, rx_am_lock, RSFEC-සක්‍රීය ප්‍රභේද සඳහා පෙර අනුවාදවලට වඩා වෙනස් ලෙස හැසිරේ.
RX MAC පැකට්ටුවේ ආරම්භය යාවත්කාලීන කරන ලදී:
• පෙර අනුවාදවලදී, RX MAC පැකට්ටුවක ආරම්භය තීරණය කිරීම සඳහා START අක්ෂරයක් සඳහා පමණක් පරීක්ෂා කරයි.
• මෙම අනුවාදයේ, RX MAC දැන් පෙරනිමියෙන් START අක්ෂරයට අමතරව Start of Frame Delimiter (SFD) සඳහා එන පැකට් සඳහා පරීක්ෂා කරයි.
• පෙරවදන සමත්-හරහා ප්‍රකාරය සක්‍රීය කර ඇත්නම්, අභිරුචි පූර්විකාව සඳහා ඉඩ ලබා දීම සඳහා MAC විසින් START අක්ෂරය සඳහා පමණක් පරීක්ෂා කරයි.
පෙරවදන පරීක්ෂා කිරීම සබල කිරීමට නව ලේඛනයක් එක් කරන ලදී:
• RX MAC රෙජිස්ටර් වල, පෙරවදන පරීක්ෂා කිරීම සක්‍රීය කිරීම සඳහා ඕෆ්සෙට් 0x50A [4] හි ඇති ලේඛනය 1 ට ලිවිය හැක. පෙරවදන සමත්වීම සක්‍රීය කර ඇති විට මෙම ලේඛනය “බලා නොගන්න” වේ.

3.3 25G Ethernet Intel FPGA IP v19.1
වගුව 11. v19.1 අප්රේල් 2019

විස්තරය බලපෑම
Intel Quartus Prime Pro සංස්කරණ මෘදුකාංගයේ Intel නැවත සන්නාමකරණයට අනුව Native PHY Debug Master Endpoint (NPDME) සබල කිරීමට Altera Debug Master Endpoint (ADME) පරාමිතිය නැවත නම් කරන ලදී. Intel Quartus Prime Standard Edition මෘදුකාංගය තවමත් Enable Altera Debug Master Endpoint (ADME) භාවිතා කරයි.

3.4 25G ඊතර්නෙට් IP Core v17.0
වගුව 12. අනුවාදය 17.0 මැයි 2017

විස්තරය බලපෑම
සංඛ්‍යාලේඛන ලේඛන කියවීම සඳහා සෙවනැලි විශේෂාංගය එක් කරන ලදී.
• TX සංඛ්‍යා ලේඛනවල, නව CNTR_TX_CONFIG ලේඛනය සමඟ 0x845 ඕෆ්සෙට් හි CLEAR_TX_STATS ලේඛනය ප්‍රතිස්ථාපනය කරන ලදී. නව ලේඛනය සියලු TX සංඛ්‍යාලේඛන ලේඛන ඉවත් කරන බිට් වෙත සෙවන ඉල්ලීමක් සහ සමානාත්මතා-දෝෂ පැහැදිලි බිට් එකක් එක් කරයි. 0x846 හි ඕෆ්සෙට් හි නව CNTR_RX_STATUS ලේඛනය එක් කරන ලදී, එයට සමානාත්මතා-දෝෂ බිට් එකක් සහ සෙවනැලි ඉල්ලීම සඳහා තත්ව බිට් එකක් ඇතුළත් වේ.
• RX සංඛ්‍යාලේඛන ලේඛනවල, නව CNTR_RX_CONFIG ලේඛනය සමඟ ඕෆ්සෙට් 0x945 හි ඇති CLEAR_RX_STATS ලේඛනය ප්‍රතිස්ථාපනය කරන ලදී. නව රෙජිස්ටර් බිට් වෙත සෙවනැලි ඉල්ලීමක් සහ සමානාත්මතා-දෝෂ පැහැදිලි බිට් එකක් එක් කරයි.
එය සියලුම TX සංඛ්‍යා ලේඛන හිස් කරයි. නව CNTR_TX_STATUS ලේඛනය 0x946 හි ඕෆ්සෙට් හිදී එක් කරන ලදී
සෙවනැලි ඉල්ලීම සඳහා සමානාත්මතා-දෝෂ බිටු සහ තත්ව බිටු.
නව විශේෂාංගය සංඛ්‍යාලේඛන කවුන්ටර කියවීම්වල වැඩි දියුණු කළ විශ්වසනීයත්වය සඳහා සහය දක්වයි. සංඛ්‍යාලේඛන කවුන්ටරයක් ​​කියවීමට, ප්‍රථමයෙන් එම රෙජිස්ටර් (RX හෝ TX) සඳහා සෙවනැලි ඉල්ලීම් බිට් එක සකසන්න, ඉන්පසු රෙජිස්ටර් එකේ සැණරුවකින් කියවන්න. සෙවනැලි විශේෂාංගය ක්‍රියාත්මක වන විට කියවීමේ අගයන් වැඩි වීම නතර වේ, නමුත් යටින් පවතින කවුන්ටර අඛණ්ඩව වැඩි වේ. ඔබ ඉල්ලීම නැවත සැකසීමෙන් පසු, කවුන්ටර ඔවුන්ගේ සමුච්චිත අගයන් නැවත ආරම්භ කරයි. ඊට අමතරව, නව රෙජිස්ටර් ක්ෂේත්‍රවල parityerror තත්ත්වය සහ පැහැදිලි බිටු ඇතුළත් වේ.
IEEE 108by හි ​​දැන් අවසන් කර ඇති 802.3 වගන්තියට අනුකූල වන පරිදි වෙනස් කරන ලද RS-FEC පෙළගැස්වීමේ සලකුණු ආකෘතිය
පිරිවිතර. මීට පෙර RS-FEC විශේෂාංගය IEEE ට පෙර 25G/50G Consortium කාලසටහන 3 ට අනුකූල විය.
පිරිවිතර අවසන් කිරීම.
RX RS-FEC දැන් පැරණි සහ නව පෙළගැස්වීමේ සලකුණු දෙකම හඳුනාගෙන අගුළු දමයි, නමුත් TX RS-FEC නව IEEE පෙළගැස්වීමේ සලකුණු ආකෘතිය පමණක් ජනනය කරයි.

අදාළ තොරතුරු

  • 25G ඊතර්නෙට් IP Core පරිශීලක මාර්ගෝපදේශය
  • දැනුම පදනමේ 25G ඊතර්නෙට් IP හරය සඳහා දෝෂ

3.5 25G ඊතර්නෙට් IP Core v16.1
වගුව 13. අනුවාදය 16.1 ඔක්තෝබර් 2016

විස්තරය බලපෑම
Intel FPGA IP පුස්තකාලයේ මූලික නිකුතුව.

අදාළ තොරතුරු

  • 25G ඊතර්නෙට් IP Core පරිශීලක මාර්ගෝපදේශය
  • දැනුම පදනමේ 25G ඊතර්නෙට් IP හරය සඳහා දෝෂ

3.6 25G Ethernet Intel Arria® 10 FPGA IP පරිශීලක මාර්ගෝපදේශ සංරක්ෂිතය
IP අනුවාද v19.1 දක්වා Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදවලට සමාන වේ. Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදය 19.2 හෝ ඊට පසු, IP cores නව IP අනුවාද ක්‍රමයක් ඇත.
IP මූලික අනුවාදයක් ලැයිස්තුගත කර නොමැති නම්, පෙර IP core අනුවාදය සඳහා පරිශීලක මාර්ගෝපදේශය අදාළ වේ.

Intel Quartus Prime අනුවාදය IP අනුවාදය පරිශීලක මාර්ගෝපදේශය
20.3 19.4.0 25G Ethernet Intel Arria® 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
19.4 19.4.0 25G Ethernet Intel Arria 10 FPGA IP පරිශීලක මාර්ගෝපදේශය
17.0 17.0 25G Ethernet Intel Arria 10 FPGA IP පරිශීලක මාර්ගෝපදේශය

3.7 25G Ethernet Intel Arria 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශ ලේඛනාගාරය
IP අනුවාද v19.1 දක්වා Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදවලට සමාන වේ. Intel Quartus Prime Design Suite මෘදුකාංග අනුවාදය 19.2 හෝ ඊට පසු, IP cores නව IP අනුවාද ක්‍රමයක් ඇත.
IP මූලික අනුවාදයක් ලැයිස්තුගත කර නොමැති නම්, පෙර IP core අනුවාදය සඳහා පරිශීලක මාර්ගෝපදේශය අදාළ වේ.

Intel Quartus Prime අනුවාදය IP Core අනුවාදය පරිශීලක මාර්ගෝපදේශය
16.1 16.1 25G Ethernet Design Example පරිශීලක මාර්ගෝපදේශය

25G Ethernet Intel® FPGA IP නිකුත් කිරීමේ සටහන්
intel 25G Ethernet Intel FPGA IP - සංකේතය 1 මාර්ගගත සංස්කරණය
intel 25G Ethernet Intel FPGA IP - සංකේතය 2 ප්‍රතිපෝෂණ යවන්න
ID: 683067
අනුවාදය: 2022.09.26

ලේඛන / සම්පත්

intel 25G Ethernet Intel FPGA IP [pdf] පරිශීලක මාර්ගෝපදේශය
25G Ethernet Intel FPGA IP, Ethernet Intel FPGA IP, Intel FPGA IP, FPGA IP, IP

යොමු කිරීම්

කමෙන්ට් එකක් දාන්න

ඔබගේ විද්‍යුත් තැපැල් ලිපිනය ප්‍රකාශනය නොකෙරේ. අවශ්‍ය ක්ෂේත්‍ර සලකුණු කර ඇත *